研究方向
高速数模混合集成电路设计
教育经历
2012年9月-2016年6月 湖北文理学院电子信息工程 学士
2016年9月-2019年6月 华中师范大学电路与系统 硕士
2019年9月-2023年6月 华中师范大学物理学 博士
2025年6月-至今 复旦大学 集成电路科学与工程 博士后
研究成果
论文:
①Cong Zhao, Di Guo, et al. A 20 Gbps PAM4 VCSEL Driving ASIC for Detector Front-end Readout, Nuclear Instruments & Methods In Physics Research Section A
②Cong Zhao, Di Guo et al. A 25 Gbps VCSEL Driving ASIC: An Attempt for Ultra-High-Speed Front-end Readout Applications, JINST, 2022
③Cong Zhao, Di Guo et al. A 12-Channel 10 Gbps/ch VCSEL Driver ASIC in 55 nm CMOS for High Energy Physics Experiments,EI,2021
④Cong Zhao, Qiangjun Chen et al. A low noise 5.12 GHz PLL ASIC in 55 nm for NICA Multi-Purpose Detector Project,JINST,2022
⑤Cong Zhao, Qiangjun Chen et al. A 14 Gbps VCSEL Driving ASIC in 55 nm for NICA Multi -Purpose Detector Project,JINST,2022
专利:
① 电流监控电路及激光器应用电路 ZL201910801031.X
② 基于电感峰化和前馈电容补偿的VCSEL激光器驱动电路ZL201822011415.5
③一种低压CMOS工艺的VCSEL激光器驱动电路ZL201822011269.6
荣誉奖励
华为杯第五届中国研究生创芯大赛全国二等奖
自我介绍
赵聪,博士,毕业于华中师范大学,主要从事高速、高性能SerDes接口芯片设计以及高速芯片测试,速率涵盖1Gbps-25Gbps,包括高速TX、RX、CTLE、FFE、PLL、CDR以及高速激光器驱动LDD等模块。累计主持和参与企业产品量产项目5项,且均已量产出货。爱好羽毛球、跑步。